AMDとAVNET マシン・ビジョン試用環境を無償提供
●産業用マシン・ビジョン向けソリューションのトライアル ▲デバイスとサンプル・デザインをセットにして提供 AMDとアブネットは,高解像度マシン・ビジョン向けのデバイス(KR260)と産業用カメラ,サンプル・アプリケーションをセットにした無償…
●産業用マシン・ビジョン向けソリューションのトライアル ▲デバイスとサンプル・デザインをセットにして提供 AMDとアブネットは,高解像度マシン・ビジョン向けのデバイス(KR260)と産業用カメラ,サンプル・アプリケーションをセットにした無償…
SoCとしてRZ/V2Lを搭載するシングル・ボード・コンピュータ(SBC)RZBoardと,そのSoCに内蔵された特徴的なプロセッサDRPを紹介します. In FPGAs, the one of elements in a circuit is gate level, while DRP has a coarse-grained building block. Therefore, the amount of configuration information is small, and it is easy to perform dynamic loading (application switching). The RZ/V2L has a Cortex-A55, Cortex-M33, and DRP. DRP can be offloaded image processing from the CPU.
https://www.avnet.com/opasdata/d120001/medias/docus/53/AES-FMC-HDMI-CAM-G-FMC_HDMI_CAM_HG_v0_1.pdf 撮影協力:(有)シンビー